• <strike id="aymay"></strike>
    <strike id="aymay"></strike>
    <ul id="aymay"><dfn id="aymay"></dfn></ul>
    <ul id="aymay"><sup id="aymay"></sup></ul>
  • <del id="aymay"></del>

    Xilinx系列FPGA全局時鐘網絡結構

    2013-11-26 11:50 來源:電子信息網 作者:和靜

    Xilinx 系列 FPGA 產品中,全局時鐘網絡是一種全局布線資源,它可以保證時鐘信號到達各個目標邏輯單元的時延基本相同。其時鐘分配樹結構如圖1所示。

    針對不同類型的器件,Xilinx公司提供的全局時鐘網絡在數量、性能等方面略有區別,下面以Virtex-4系列芯片為例,簡單介紹FPGA全局時鐘網絡結構。


    1


    Virtex- 4系列FPGA利用1.2V、90nm三柵極氧化層技術制造而成,與前一代器件相比,具備靈活的時鐘解決方案,多達80個獨立時鐘與20個數字時鐘管理器,差分全局時鐘控制技術將歪斜與抖動降至最低。以全銅工藝實現的全局時鐘網絡,加上專用時鐘緩沖與驅動結構,從而可使全局時鐘到達芯片內部所有的邏輯可配置單元,且I/O單元以及塊RAM的時延和抖動最小,可滿足高速同步電路對時鐘觸發沿的苛刻需求。

    在FPGA設計中,FPGA全局時鐘路徑需要專用的時鐘緩沖和驅動,具有最小偏移和最大扇出能力,因此最好的時鐘方案是由專用的全局時鐘輸入引腳驅動的單個主時鐘,去鐘控設計項目中的每一個觸發器。只要可能就應盡量在設計項目中采用全局時鐘,因為對于一個設計項目來說,全局時鐘是最簡單和最可預測的時鐘。

    在軟件代碼中,可通過調用原語IBUFGP來使用全局時鐘。IBUFGP的基本用法是:

    IBUFGP U1(.I(clk_in), .O(clk_out));

    全局時鐘網絡對FPGA設計性能的影響很大,所以本書在第11章還會更深入、更全面地介紹全局時鐘網絡以及相關使用方法。

    DCM模塊的使用

    1.DCM模塊的組成和功能介紹

    數字時鐘管理模塊(Digital Clock Manager,DCM)是基于Xilinx的其他系列器件所采用的數字延遲鎖相環(DLL,Delay Locked Loop)模塊。在時鐘的管理與控制方面,DCM與DLL相比,功能更強大,使用更靈活。DCM的功能包括消除時鐘的延時、頻率的合成、時鐘相位的調整等系統方面的需求。DCM的主要優點在于:

    (1)實現零時鐘偏移(Skew),消除時鐘分配延遲,并實現時鐘閉環控制;

    (2)時鐘可以映射到PCB上用于同步外部芯片,這樣就減少了對外部芯片的要求,將芯片內外的時鐘控制一體化,以利于系統設計。對于DCM模塊來說,其關鍵參數為輸入時鐘頻率范圍、輸出時鐘頻率范圍、輸入/輸出時鐘允許抖動范圍等。

    1 2 3 4 5 > 
    FPGA Xilinx 時鐘網絡

    相關閱讀

    暫無數據

    一周熱門

    主站蜘蛛池模板: 国内精品免费在线观看| 国产乱码精品一区二区三区四川人| 亚洲伊人久久精品影院| 一区二区精品在线| 黑人巨大精品欧美| 亚洲国产精品狼友中文久久久| 欧美极品欧美精品欧美视频| 欧洲成人午夜精品无码区久久 | 亚洲综合国产精品第一页 | 久久久久无码精品国产| 无码AV动漫精品一区二区免费| 四虎国产精品永久地址49| 国产成人精品免费视频大全麻豆| 亚洲精品狼友在线播放| 青草国产精品视频。| 精品国产国产综合精品| 国产精品免费久久久久久久久| 免费精品一区二区三区第35| 国产亚洲精品岁国产微拍精品| 亚洲国产欧美日韩精品一区二区三区| 国产精品爽爽ⅴa在线观看| 久久99国产精品一区二区| 国产精品美女久久久久| 精品无码国产一区二区三区51安 | 国产成人精品免费视| 91视频国产精品| 2021国产成人精品国产| 国产精品一区二区av| 精品久久久久久中文字幕人妻最新| 亚洲精品无码久久久久去q | 2022国产精品最新在线| 久久精品国产秦先生| 精品在线免费观看| 欧美国产日本精品一区二区三区| 国产欧美久久久精品| 国产精品怡红院永久免费| 久久99精品国产99久久| 欧美日韩精品乱国产538| 视频二区国产精品职场同事| 日韩精品成人一区二区三区| 中文字幕亚洲综合精品一区|