• <strike id="aymay"></strike>
    <strike id="aymay"></strike>
    <ul id="aymay"><dfn id="aymay"></dfn></ul>
    <ul id="aymay"><sup id="aymay"></sup></ul>
  • <del id="aymay"></del>

    射頻開關模塊功能電路PCB板的設計方案分析

    2013-11-25 15:35 來源:電子信息網 作者:鈴鐺

    隨著現代無線通信系統的發展,移動通信、雷達、衛星通信等 通信系統對收發切換開關的開關速度、功率容量、集成性等方面有了更高的要求, 因此研究VXI總線技術,開發滿足軍方特殊要求的VXI總線模塊,具有十分重要的意義,我們將利用虛擬儀器思想,將硬件電路以軟件的方式實現,以下設計的 射頻開關可以由計算機直接控制,可以很方便地與VXI總線測試系統集成,最大限度的發揮計算機和微電子技術在當今測試領域中的應用,具有廣闊的發展前景。

    1 VXI總線接口電路的設計與實現

    VXIbus 是VMEbus在儀器領域的擴展,是計算機操縱的模塊化自動儀器系統。它依靠有效的標準化,采用模塊化的方式,實現了系列化、通用化以及VXIbus儀器 的互換性和互操作性,其開放的體系結構和Plug&Play方式完全符合信息產品的要求。它具有高速數據傳輸、結構緊湊、配置靈活、電磁兼容性好等優點,,因此系統組建和使用非常方便,應用也越來越廣泛,已逐漸成為高性能測試系統集成的首選總線。

    VXI 總線是一種完全開放的、適用于各儀器生產廠家的模塊化儀器背板總線規范。VXI總線器件主要分為:寄存器基器件、消息基器件和存儲器基器件。目前寄存器基 器件在應用中所占比例最大(約70%)。VXIbus寄存器基接口電路主要包括:總線緩沖驅動、尋址和譯碼電路、數據傳輸應答狀態機、配置及操作寄存器組 四個部分。四個部分中除總線緩沖驅動采用74ALS245芯片來實現外,其余部分都用FPGA來實現。采用一片FLEX10K 芯片EPF10K10QC208-3和一片EPROM芯片EPC1441P8,利用相應軟件MAX+PLUSⅡ來進行設計與實現。

    1.1 總線緩沖驅動

    該 部分完成對VXI背板總線中的數據線、地址線和控制線的緩沖接收或驅動,以滿足VXI規范信號的要求。對于A16/D16器件,只要實現背板數據總線 D00~D15的緩沖驅動。根據VXI總線規范的要求,此部分采用兩片74LS245實現,用DBEN*(由數據傳輸應答狀態機產生)來選通。

    1.2 尋址和譯碼電路

    尋址線包括地址線A01~A31、數據選通線DS0*和DS1*、長字線LWORD*。控制線包括地址選通線AS*和讀/寫信號線WRITE*。

    本電路的設計采用MAX+PLUSⅡ的原理圖設計方式。利用元件庫里的現有元件進行設計,采用了兩片74688和一片74138。

    該 功能模塊對地址線A15~A01及地址修改線AM5~AM0進行譯碼。當器件被尋址時,接收地址線及地址修改線上的地址信息,并將其與本模塊上硬件地址開 關設置的邏輯地址LA7~LA0相比較,如果AM5~AM0上邏輯值為29H或2DH(由于是A16/D16器件),地址線A15、A14均為1,并且 A13~A06上的邏輯值與模塊的邏輯地址相等時,該器件被尋址選通(CADDR*為真)。接著其結果被送往下一級譯碼控制,通過對地址A01~A05進 行譯碼選中模塊在16位地址空間的寄存器。

    1.3 數據傳輸應答狀態機

    數據傳輸總線是一組高速異步并行數據傳輸總線,是VMEbus系統信息交換的主要組成部分。數據傳輸總線的信號線可分為尋址線、數據線、控制線三組。

    該部分的設計采用MAX+PLUSⅡ的文本輸入設計方式。由于DTACK*的時序比較復雜,所以采用AHDL語言來進行設計,通過狀態機實現。

    該 功能模塊對VXI背板總線中的控制信號進行組態,為標準數據傳輸周期提供時序及控制信號(產生數據傳輸使能信號DBEN*,總線完成數據傳輸所需的應答信 號DTACK*等)。在進行數據傳輸時,系統控制者首先對模塊進行尋址,并將相應的地址選通線AS*,數據選通線DS0*、DS1*以及控制數據傳輸方向 的WRITE*信號線等設置為有效電平。當模塊檢測到地址匹配及各控制線有效后,驅動DTACK*為低電平,以此向總線控制者確認已經將數據放置在數據總 線上(讀周期)或已經成功地接收到數據(寫周期)。

    1.4 配置寄存器

    每個VXI總線器件都有一組“配置寄存器”,系統主控制器通過讀取這些寄存器的內容來獲取VXI總線器件的一些基本配置信息,如器件類型、型號、生產廠家、地址空間(A16、A24、A32)以及所要求的存儲空間等。

    VXI總線器件的基本配置寄存器有:識別寄存器、器件類型寄存器、狀態寄存器、控制寄存器。

    該部分電路的設計采用MAX+PLUSⅡ的原理圖設計方式,利用74541芯片,其創建的功能模塊。

    ID、 DT、ST寄存器都是只讀寄存器,控制寄存器為只寫寄存器。本設計中,VXI總線主要用于控制這批開關的通斷,所以,只要向通道寄存器中寫入數據就可以控 制繼電器開關的吸和或斷開狀態,查詢繼電器狀態也是從通道寄存器中讀取數據即可。根據模塊設計需要,在其相應各數據位寫入適當的內容,從而能夠對功能模塊 的射頻開關進行有效控制。

    2 模塊功能電路PCB板的設計

    每個VXI總線器件都有一組“配置寄存器”,系統主控制器通過讀取這些寄存器的內容來獲取VXI總線器件的一些基本配置信息,如器件類型、型號、生產廠家、地址空間(A16、A24、A32)以及所要求的存儲空間等。

    射 頻電路的頻率范圍約為10kHz到300GHz。隨著頻率的增加,射頻電路表現出不同于低頻電路和直流電路的一些特性。因此,在設計射頻電路的PCB板時 就需要特別注意射頻信號給PCB板所帶來的影響。本射頻開關電路是由VXI總線控制的,在設計中為減少干擾,在總線接口電路部分與射頻開關功能電路間采用 排線連接,以下主要介紹射頻開關功能電路部分PCB板的設計。

    2.1 元器件的布局

    電磁 兼容性(EMC)是指電子系統在規定的電磁環境中按照設計要求能正常工作的能力。對于射頻電路PCB設計而言,電磁兼容性要求每個電路模塊盡量不產生電磁 輻射,并且具有一定的抗電磁干擾能力。而元器件的布局直接影響到電路本身的干擾及抗干擾能力。也直接影響到所設計電路的性能。

    布局總的原則:元器件應盡可能同一方向排列,通過選擇PCB進入熔錫系統的方向來減少甚至避免焊接不良的現象;元器件間最少要有0.5mm的間距才能滿足元器件的熔錫要求,若PCB板的空間允許,元器件的間距應盡可能寬。元器件的合理布局也是合理布線的一個前提,因此應該綜合考慮。在本設計中,繼電器是用于轉換射頻信號的通道,故應將繼電器盡量貼近信號輸入端與輸出端,以此來盡量減短射頻信號線的走線長度,為下一步的合理布線做出考慮。此外,本射頻開關電路是由VXI總線控制,射頻信號對VXI總線控制信號的影響也是布局時必須考慮的問題。

    1 2 > 
    PCB

    一周熱門

    主站蜘蛛池模板: 66精品综合久久久久久久| 99热精品毛片全部国产无缓冲| 久久狠狠一本精品综合网| 欧美精品v欧洲精品| 久久久久99精品成人片牛牛影视| 国产精品91av| 久久久久99精品成人片直播| 久久久久亚洲精品中文字幕| 91精品国产麻豆国产自产在线| 久久99精品久久久久久hb无码| 日本精品久久久久影院日本| 国产精品无码久久四虎| 四虎永久在线精品国产免费| 国产精品视频一区二区噜噜| 亚洲av无码乱码国产精品fc2| 欧美日韩精品久久久久| 国内精品伊人久久久久网站| 国产精品99久久久久久宅男| 91麻豆精品国产| 99国产欧美久久久精品蜜芽 | 国产精品爽爽va在线观看网站| 日韩精品无码专区免费播放| 野狼第一精品社区| 婷婷久久精品国产| 香港三级精品三级在线专区| 欧美精品综合视频一区二区| 国自产精品手机在线观看视| 国产精品99精品视频网站| 国产精品极品| 国产亚洲精品精品国产亚洲综合| 北条麻妃国产九九九精品视频 | 国产成人精品优优av| 无码国产69精品久久久久网站| 尤物国精品午夜福利视频| 亚洲午夜成人精品电影在线观看| 无码精品人妻一区| 永久无码精品三区在线4| 亚洲精品无码国产| 久久久久99精品成人片直播| 国产精品嫩草影院AV| 99久久国产综合精品麻豆|