2016年2月18日 和領先的微處理器開發工具供應商Lauterbach宣布,兩家公司已開始合作使Lauterbach廣受歡迎的TRACE32工具能夠更輕松地為MIPS異構CPU系統或結合MIPS CPU與ARM CPU的系統進行調試。Lauterbach將在即將舉行的全球嵌入式大會(Embedded World Conference and Exhibition)上展示這套解決方案。
Lauterbach的TRACE32是一套模塊化微處理器開發工具,可為嵌入式設計提供整合調試環境。TRACE32現可支持多款MIPS Release6 CPU,其中包括新的M級M6250,這是首款采用靈活的片上CPU調試架構——MIPS On-Chip Instrumentation(MIPS OCI)——開發的嵌入式MIPS CPU。廠商可利用MIPS OCI來確保在高度集成的異構SoC調試過程中,將可能的風險與沖擊降至最低。
Lauterbach全球營銷經理Norbert Weiss表示:“許多年來,Lauterbach一直支持廣受歡迎的MIPS架構與內核。通過TRACE32?,采用MIPS內核設計產品的開發人員能夠獲得從輔助程序碼(bootstrap code)到中斷程序(interrupt routine)與驅動器(driver)的完整調試功能。現在,開發人員甚至能利用TRACE32?來為結合了MIPS與ARM架構的設計進行調試。”
Imagination公司MIPS業務運營副總裁Jim Nicholas表示:“鑒于我們的許多客戶都采用Lauterbach工具,因此TRACE32能與MIPS OCI合作是非常重要的。這一新進展持續擴展了MIPS的生態系統,能為設計人員提供更豐富的領先開發工具選擇。我們對于持續推動MIPS的發展藍圖與生態系統投入了大量的精力,這將能使潛在客戶考慮在其系統中選用MIPS CPU,以作為支持性的控制器或是取代其SoC中的ARM或其他CPU。目前已有多家客戶要求使用這套多重架構調試的解決方案。”
具備交叉觸發功能的整合即時追蹤串流
TRACE32能通過“混合模式”追蹤串流(trace stream)功能實現設計中多顆CPU的即時調試作業。使用者能在單一的追蹤視窗中檢查交叉存取的結果,并有系統級的時間標記可用來校準這些串流。延伸的觸發器邏輯可實現CPU追蹤邏輯間的交叉觸發(cross-triggering),讓處理器相關性的調試作業更為容易。
通過TRACE32調試器產品,Lauterbach可為多款MIPS處理器提供開發工具支持。
在Embedded World的展示
在2016年2月23-25日于德國紐倫堡舉行的全球嵌入式大會(Embedded World Conference and Exhibition)上,與會者將能看到TRACE32對“混合模式”設計進行調試的現場展示。Lauterbach的展位號為#4-210。