• <strike id="aymay"></strike>
    <strike id="aymay"></strike>
    <ul id="aymay"><dfn id="aymay"></dfn></ul>
    <ul id="aymay"><sup id="aymay"></sup></ul>
  • <del id="aymay"></del>

    I2C總線的新型可編程增益放大電路設計

    2014-02-28 17:20 來源:電子信息網 作者:鈴鐺

    由于在嵌入式系統開發中越來越多的應用到FPGA,而一些嵌入式CPU,比如STM32 為了降低成本,減小封裝尺寸,沒有外接專門的CPU 讀寫總線,而只提供了一些如SPI 和I2C 的接口。而且在應用中經常有數據要配置到FPGA 中,如FPGA 中的應用配置寄存器,和配置表項等,都需要CPU 配置。這些數據的數據量不大,速度也不要求很高,很適合用I2C 總線來配置。

    I2C 總線是Philips 公司設計的一種控制和配置內部IC 雙向兩線的串行總線。主要特點是接口信號線較少,但是其數據的傳送速率不是很高,其高速模式下為3.4Mb/s.應用于配置FPGA 比較適合。在通常的應用中嵌入式CPU 作為MASTER 模式的主器件,FPGA 作為SLAVE 模式的從器件。通過使用I2C 總線,減少了CPU 和FPGA 的連線,而且嵌入式CPU 一般有內含I2C總線控制器,使得CPU 和FPGA 間的通訊硬件電路簡化。

    1 I2C SLAVE 模式整體結構的分析設計

    I2C 總線要求兩條信號線,一條串行數據線 SDA,一條串行時鐘線 SCL.通過串行方式傳送數據。它是一個多主器件的總線,如果兩個或更多主器件同時傳輸數據,可以沖突檢測和仲裁。為簡化設計和滿足應用要求,該設計實現一個標準I2C總線的子集。完成1 字節的單次讀寫和連續讀寫功能。所以這就要求應用中的I2C 總線上只能有一個主器件,而FPGA 邏輯則只能當成從器件。I2C 總線的兩條信號線都是開漏的,必須外接上拉電阻,以保證總線空閑時,總線都處于高電平。I2C的讀寫時序圖如圖1.

    1-4


    從圖1 中可以看出,總線的起始條件為在SCL 為高電平時,SDA 拉低產生一個下降沿。而總線的停止條件為在SCL 為高電平時,SDA 釋放由上拉電阻產生一個上升沿。在快速模式下,SCL 時鐘頻率最大值為400KHz,SCL 時鐘的低電平周期最小為1.3μs,SCL 時鐘的高電平周期最小為0.6μs.在輸入端,輸入濾波器必須抑制的毛刺脈寬最大值為50ns.由于SCL是由主器件CPU 的內置I2C 模塊產生的,所以SCL 的時序肯定符合要求。而FPGA 要采樣SCL 和SDA 信號,那么FPGA 的采樣時鐘頻率至少要為SCL 頻率的2 倍以上。再加上抑制的毛刺脈寬最大值為50ns.當FPGA 的系統時鐘為100MHz 時,端口以100MHz 的頻率采樣信號,遠遠大于快速模式下SC的400KHz,抑制的毛刺也將在5 個時鐘周期內處理。

    1 2 3 4 > 
    總線 放大電路

    相關閱讀

    暫無數據

    一周熱門

    主站蜘蛛池模板: 中国精品videossex中国高清| 久久国产欧美日韩精品| 亚洲精品国产高清不卡在线| 久久亚洲精品中文字幕三区| 国产香蕉国产精品偷在线| 无码精品久久久天天影视| 久久狠狠一本精品综合网| 2020最新久久久视精品爱| 国产欧美日韩精品a在线观看| 亚洲国产人成精品| 久久精品国产亚洲一区二区三区| 久久精品三级视频| 国产精品亚洲αv天堂无码| 国内精品免费在线观看| 国产精品日韩欧美一区二区三区| 中文字幕九七精品乱码 | 精品国产成人国产在线观看| 亚洲精品免费视频| 华人在线精品免费观看| 91精品成人免费国产| 精品久久无码中文字幕| 久久青青草原精品国产| 人人妻人人澡人人爽精品日本| 一本一本久久A久久综合精品| 日本精品久久久久久久久免费| 久久精品亚洲精品国产欧美| 国内精品久久久久影院网站| 国产欧美精品一区二区三区四区| 99久久国产综合精品成人影院| 色花堂国产精品第一页| 欧美精品一区二区精品久久| 久久精品国产91久久麻豆自制| 国产在视频线精品视频二代| 久久91综合国产91久久精品| 久久精品国产一区| 国产成人精品久久一区二区三区av| 91国内揄拍国内精品情侣对白| 97精品伊人久久久大香线蕉 | 国产精品内射视频免费| 国产在线观看一区二区三区精品| 国产呦小j女精品视频|